訂閱
糾錯(cuò)
加入自媒體

一文了解高級(jí)綜合優(yōu)化選項(xiàng)ungroup

2021-07-29 10:38
ExASIC
關(guān)注

我們?cè)诰C合時(shí),為了面積和時(shí)序目標(biāo),常常開了很多優(yōu)化選項(xiàng),比如compile_ultra。這個(gè)命令會(huì)根據(jù)面積和時(shí)序的要求,自動(dòng)ungroup部分子模塊,并進(jìn)行跨模塊邊界優(yōu)化。為了優(yōu)化動(dòng)態(tài)功耗,我們還會(huì)自動(dòng)插入門控時(shí)鐘。還有DCT、DCG模式,會(huì)打開物理優(yōu)化,為了修復(fù)Cap和Transition的違例,進(jìn)行寄存器復(fù)制、子模塊端口復(fù)制等。下面就這些選項(xiàng)做一些說(shuō)明。

flatten hierarchy

顧名思義就是打平層次關(guān)系,特別是一些純組合邏輯的小模塊,或者以連線為主的粘合邏輯。我們知道時(shí)序分析(setup/hold)時(shí)有以下幾種時(shí)序路徑:in2reg、reg2reg、reg2out、in2out。判斷一條路徑是否滿足時(shí)序要求,就是看路徑上的總延時(shí)大小。而總延時(shí)是跨模塊的,或者說(shuō)是以邏輯錐(logic cone)為單位的。所以打平這些組合邏輯模塊后,就不需要保持層次關(guān)系的端口,更有利于以邏輯錐為單位進(jìn)行優(yōu)化。相反,如果保留子模塊pin,優(yōu)化力度會(huì)打折扣。

那是不是把所有層次關(guān)系都去掉更好呢?對(duì)優(yōu)化面積和時(shí)序,是的。但對(duì)LEC、ECO、后仿調(diào)試,會(huì)大大加大難度。所以,一般建議只flatten跨模塊的大組合邏輯。并且建議設(shè)計(jì)時(shí)按邏輯錐來(lái)劃分模塊,即常講的模塊的信號(hào)總是用DFF打拍輸出。

聲明: 本文由入駐維科號(hào)的作者撰寫,觀點(diǎn)僅代表作者本人,不代表OFweek立場(chǎng)。如有侵權(quán)或其他問(wèn)題,請(qǐng)聯(lián)系舉報(bào)。

發(fā)表評(píng)論

0條評(píng)論,0人參與

請(qǐng)輸入評(píng)論內(nèi)容...

請(qǐng)輸入評(píng)論/評(píng)論長(zhǎng)度6~500個(gè)字

您提交的評(píng)論過(guò)于頻繁,請(qǐng)輸入驗(yàn)證碼繼續(xù)

  • 看不清,點(diǎn)擊換一張  刷新

暫無(wú)評(píng)論

暫無(wú)評(píng)論

人工智能 獵頭職位 更多
掃碼關(guān)注公眾號(hào)
OFweek人工智能網(wǎng)
獲取更多精彩內(nèi)容
文章糾錯(cuò)
x
*文字標(biāo)題:
*糾錯(cuò)內(nèi)容:
聯(lián)系郵箱:
*驗(yàn) 證 碼:

粵公網(wǎng)安備 44030502002758號(hào)